Новый экспериментальный процессор, созданный в Массачусетском технологическом институте, должен сократить число циклов, требуемых для выполнения задачи, и повысить общую производительность. Для этого потребовалось добиться согласованной передачи между вычислительными ядрами и кэш-памятью. Используя мини-маршрутизаторы, исследователи разработали новый способ пересылки пакетов данных в многоядерном процессоре и увеличили внутреннюю полосу пропускания. Новый процессор предназначен для хорошо распараллеливаемых приложений, таких как финансовая аналитика и моделирование элементарных частиц. По результатам измерений производительность 36- и 64-ядерных моделей процессоров увеличивается на 24,1% и на 12,9% по сравнению с их аналогами без внутренней сети. В 36-ядерном процессоре используются ядра архитектуры Power от Freescale Semiconductor, а изготовлен он по 45-нанометровому процессу.