Столь высокой производительности исследователи рассчитывают достичь за счет применения метода блочно-ориентированного исполнения, который позволяет процессору обрабатывать параллельно по несколько обширных блоков инструкций. Цель проекта — разработка TRIPS-процессора, содержащего четыре ядра. Как ожидается, он будет состоять из 250 млн. транзисторов и работать с частотой 500 МГц. Прототипы планируется изготовить к концу 2005 года. В дальнейшем же планируется проверить возможность наращивания тактовой частоты процессора до 10 ГГц, при которой его быстродействие достигнет 1 TFLOPS.